形成干擾的基本要素有三個: (1)干擾源。指產生干擾的元件、設備或信號, 用數學語言描述如下:du/dt, di/dt大的地方就是干擾源。如:雷電、繼電器、可控硅、電機、高頻時鐘等都可能成為干擾源。 (2)傳播路徑。指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳播路徑是通過導線的傳導和空間的輻射。 (3)敏感器件。指容易被干擾的對象。如:A/D、 D/A變換器,單片機,數字IC,弱信號放大器等。 1 干擾的分類 1.1 干擾的分類 干擾的分類有好多種,通常可以按照噪聲產生的原因、傳導方式、波形特性等等進行不同的分類。按產生的原因分: 可分為放電噪聲音、高頻振蕩噪聲、浪涌噪聲。 按傳導方式分:可分為共模噪聲和串模噪聲。 按波形分:可分為持續正弦波、脈沖電壓、脈沖序列等等。 1.2 干擾的耦合方式 干擾源產生的干擾信號是通過一定的耦合通道才對測控系統產生作用的。因此,我們有必要看看干擾源和被干擾對象之間的傳遞方式。干擾的耦合方式,無非是通過導線、空間、公共線等等,細分下來,主要有以下幾種: (1)直接耦合: 這是最直接的方式,也是系統中存在最普遍的一種方式。比如干擾信號通過電源線侵入系統。對于這種形式,最有效的方法就是加入去耦電路。 (2)公共阻抗耦合: 這也是常見的耦合方式,這種形式常常發生在兩個電路電流有共同通路的情況。為了防止這種耦合,通常在電路設計上就要考慮。使干擾源和被干擾對象間沒有公共阻抗。 (3)電容耦合: 又稱電場耦合或靜電耦合。是由于分布電容的存在而產生的耦合。 (4)電磁感應耦合: 又稱磁場耦合。是由于分布電磁感應而產生的耦合。 (5)漏電耦合: 這種耦合是純電阻性的,在絕緣不好時就會發生。 2 常用硬件抗干擾技術 針對形成干擾的三要素,采取的抗干擾主要有以下手段。 2.1 抑制干擾源 抑制干擾源就是盡可能的減小干擾源的du/dt, di/dt。這是抗干擾設計中最優先考慮和最重要的原則,常常會起到事半功倍的效果。 減小干擾源的du/dt主要是通過在干擾源兩端并聯電容來實現。減小干擾源的di/dt則是在干擾源回路串聯電感或電阻以及增加續流二極管來實現。 抑制干擾源的常用措施如下: (1)繼電器線圈增加續流二極管,消除斷開線圈時產生的反電動勢干擾。僅加續流二極管會使繼電器的斷開時間滯后,增加穩壓二極管后繼電器在單位時間內可動作更多的次數。 (2)在繼電器接點兩端并接火花抑制電路(一般是RC串聯電路,電阻一般選幾K到幾十K,電容選0.01uF),減小電火花影響。 (3)給電機加濾波電路,注意電容、電感引線要盡量短。 (4)電路板上每個IC要并接一個0.01μF~0.1 μF高頻電容,以減小IC對電源的影響。注意高頻電容的布線,連線應靠近電源端并盡量粗短,否則,等于增大了電容的等效串聯電阻,會影響濾波效果。 (5)布線時避免90度折線,減少高頻噪聲發射。 (6)可控硅兩端并接RC抑制電路,減小可控硅產生的噪聲(這個噪聲嚴重時可能會把可控硅擊穿的)。 2.2 切斷干擾傳播路徑 按干擾的傳播路徑可分為傳導干擾和輻射干擾兩類。 所謂傳導干擾是指通過導線傳播到敏感器件的干擾。高頻干擾噪聲和有用信號的頻帶不同,可以通過在導線上增加濾波器的方法切斷高頻干擾噪聲的傳播,有時也可加隔離光耦來解決。電源噪聲的危害最大,要特別注意處理。 所謂輻射干擾是指通過空間輻射傳播到敏感器件的干擾。一般的解決方法是增加干擾源與敏感器件的距離,用地線把它們隔離和在敏感器件上加屏蔽罩。 切斷干擾傳播路徑的常用措施如下: (1)充分考慮電源對單片機的影響。電源做得好,整個電路的抗干擾就解決了一大半。許多單片機對電源噪聲很敏感,要給單片機電源加濾波電路或穩壓器,以減小電源噪聲對單片機的干擾。比如,可以利用磁珠和電容組成π形濾波電路,當然條件要求不高時也可用100Ω電阻代替磁珠。 (2)如果單片機的I/O口用來控制電機等噪聲器件,在I/O口與噪聲源之間應加隔離(增加π形濾波電路)。 (3)注意晶振布線。晶振與單片機引腳盡量靠近,用地線把時鐘區隔離起來,晶振外殼接地并固定。 (4)電路板合理分區,如強、弱信號,數字、模擬信號。盡可能把干擾源(如電機、繼電器)與敏感元件(如單片機)遠離。 (5)用地線把數字區與模擬區隔離。數字地與模擬地要分離,最后在一點接于電源地。A/D、D/A芯片布線也以此為原則。 (6)單片機和大功率器件的地線要單獨接地,以減小相互干擾。大功率器件盡可能放在電路板邊緣。 (7)在單片機I/O口、電源線、電路板連接線等關鍵地方使用抗干擾元件如磁珠、磁環、電源濾波器、屏蔽罩,可顯著提高電路的抗干擾性能。 2.3 提高敏感器件的抗干擾性能 提高敏感器件的抗干擾性能是指從敏感器件這邊考慮盡量減少對干擾噪聲的拾取,以及從不正常狀態盡快恢復的方法。 提高敏感器件抗干擾性能的常用措施如下: (1)布線時盡量減少回路環的面積,以降低感應噪聲。 (2)布線時,電源線和地線要盡量粗。除減小壓降外,更重要的是降低耦合噪聲。 (3)對于單片機閑置的I/O口,不要懸空,要接地或接電源。其它IC的閑置端在不改變系統邏輯的情況下接地或接電源。 (4)對單片機使用電源監控及看門狗電路,如: IMP809,IMP706,IMP813, X5043,X5045等,可大幅度提高整個電路的抗干擾性能。 (5)在速度能滿足要求的前提下,盡量降低單片機的晶振和選用低速數字電路。 (6)IC器件盡量直接焊在電路板上,少用IC座。 2.4 其它常用抗干擾措施 (1)交流端用電感電容濾波:去掉高頻低頻干擾脈沖。 (2)變壓器雙隔離措施:變壓器初級輸入端串接電容,初、次級線圈間屏蔽層與初級間電容中心接點接大地,次級外屏蔽層接印制板地,這是硬件抗干擾的關鍵手段。次級加低通濾波器:吸收變壓器產生的浪涌電壓。 (3)采用集成式直流穩壓電源: 有過流、過壓、過熱等保護作用。 (4)I/O口采用光電、磁電、繼電器隔離,同時去掉公共地。 (5)通訊線用雙絞線:排除平行互感。 (6)防雷電用光纖隔離最為有效。 (7)A/D轉換用隔離放大器或采用現場轉換:減少誤差。 (8)外殼接大地:解決人身安全及防外界電磁場干擾。 (9)加復位電壓檢測電路。防止復位不充分, CPU就工作,尤其有EEPROM的器件,復位不充份會改變EEPROM的內容。 (10)印制板工藝抗干擾: ① 電源線加粗,合理走線、接地,三總線分開以減少互感振蕩。 ② CPU、RAM、ROM等主芯片,VCC和GND之間接電解電容及瓷片電容,去掉高、低頻干擾信號。 ③ 獨立系統結構,減少接插件與連線,提高可靠性,減少故障率。 ④ 集成塊與插座接觸可靠,用雙簧插座,最好集成塊直接焊在印制板上,防止器件接觸不良故障。 ⑤ 有條件的采用四層以上印制板,中間兩層為電源及地。 單片機系統軟件抗干擾方法 在提高硬件系統抗干擾能力的同時,軟件抗干擾以其設計靈活、節省硬件資源、可靠性好越來越受到重視。下面以MCS-51單片機系統為例,對微機系統軟件抗干擾方法進行研究。 1 軟件抗干擾方法的研究 在工程實踐中,軟件抗干擾研究的內容主要是: 一、消除模擬輸入信號的嗓聲(如數字濾波技術);二、程序運行混亂時使程序重入正軌的方法。本文針對后者提出了幾種有效的軟件抗干擾方法。 1.1 指令冗余 CPU取指令過程是先取操作碼,再取操作數。當PC受干擾出現錯誤,程序便脫離正常軌道“亂飛”,當亂飛到某雙字節指令,若取指令時刻落在操作數上,誤將操作數當作操作碼,程序將出錯。若“飛” 到了三字節指令,出錯機率更大。 在關鍵地方人為插入一些單字節指令,或將有效單字節指令重寫稱為指令冗余。通常是在雙字節指令和三字節指令后插入兩個字節以上的NOP。這樣即使亂飛程序飛到操作數上,由于空操作指令NOP的存在,避免了后面的指令被當作操作數執行,程序自動納入正軌。 此外,對系統流向起重要作用的指令如RET、 RETI、LCALL、LJMP、JC等指令之前插入兩條NOP,也可將亂飛程序納入正軌,確保這些重要指令的執行。 1.2 攔截技術 所謂攔截,是指將亂飛的程序引向指定位置,再進行出錯處理。通常用軟件陷阱來攔截亂飛的程序。因此先要合理設計陷阱,其次要將陷阱安排在適當的位置。 1.2.1 軟件陷阱的設計 當亂飛程序進入非程序區,冗余指令便無法起作用。通過軟件陷阱,攔截亂飛程序,將其引向指定位置,再進行出錯處理。軟件陷阱是指用來將捕獲的亂飛程序引向復位入口地址0000H的指令。通常在EPROM中非程序區填入以下指令作為軟件陷阱: NOP NOP LJMP 0000H 其機器碼為0000020000。 1.2.2 陷阱的安排 通常在程序中未使用的EPROM空間填0000020000。最后一條應填入020000,當亂飛程序 落到此區,即可自動入軌。在用戶程序區各模塊之間的空余單元也可填入陷阱指令。當使用的中斷因干擾而開放時,在對應的中斷服務程序中設置軟件陷阱,能及時捕獲錯誤的中斷。如某應用系統雖未用到外部中斷1,外部中斷1的中斷服務程序可為如下形式: NOP NOP RETI 返回指令可用“RETI”,也可用“LJMP 0000H”。如果故障診斷程序與系統自恢復程序的設計可靠、 完善,用“LJMP 0000H”作返回指令可直接進入故障診斷程序,盡早地處理故障并恢復程序的運行。 考慮到程序存貯器的容量,軟件陷阱一般1K空間有2-3個就可以進行有效攔截。 1.3 軟件“看門狗”技術 若失控的程序進入“死循環”,通常采用“看門狗”技術使程序脫離“死循環”。通過不斷檢測程序循環運行時間,若發現程序循環時間超過最大循環運行時間,則認為系統陷入“死循環”,需進行出錯處理。 “看門狗”技術可由硬件實現,也可由軟件實現。 在工業應用中,嚴重的干擾有時會破壞中斷方式控制字,關閉中斷。則系統無法定時“喂狗”,硬件看門狗電路失效。而軟件看門狗可有效地解決這類問題。 筆者在實際應用中,采用環形中斷監視系統。用定時器T0監視定時器T1,用定時器T1監視主程序,主程序監視定時器T0。采用這種環形結構的軟件“看門狗”具有良好的抗干擾性能,大大提高了系統可靠性。對于需經常使用T1定時器進行串口通訊的測控系統,則定時器T1不能進行中斷,可改由串口中斷進行監控(如果用的是MCS-52系列單片機,也可用T2代替T1進行監視)。這種軟件“看門狗”監視原理是:在主程序、T0中斷服務程序、T1中斷服務程序中各設一運行觀測變量,假設為MWatch、T0Watch 、T1Watch,主程序每循環一次,MWatch加1,同樣T0、T1中斷服務程序執行一次,T0Watch、 T1Watch加1。在T0中斷服務程序中通過檢測T1Watch的變化情況判定T1運行是否正常,在T1中斷服務程序中檢測MWatch的變化情況判定主程序是否正常運行,在主程序中通過檢測T0Watch的變化情況判別T0是否正常工作。若檢測到某觀測變量變化不正常,比如應當加1而未加1,則轉到出錯處理程序作排除故障處理。當然,對主程序最大循環周期、定時器T0和T1定時周期應予以全盤合理考慮。限于篇幅不贅述。 2 系統故障處理、自恢復程序的設計 單片機系統因干擾復位或掉電后復位均屬非正常復位,應進行故障診斷并能自動恢復非正常復位前的狀態。 2.1 非正常復位的識別 程序的執行總是從0000H開始,導致程序從 0000H開始執行有四種可能:一、系統開機上電復位;二、軟件故障復位;三、看門狗超時未喂狗硬件復位; 四、任務正在執行中掉電后來電復位。四種情況中除第一種情況外均屬非正常復位,需加以識別。 2.1.1 硬件復位與軟件復位的識別 此處硬件復位指開機復位與看門狗復位,硬件復位對寄存器有影響,如復位后PC=0000H, SP=07H,PSW=00H等。而軟件復位則對SP、SPW無影響。故對于微機測控系統,當程序正常運行時,將SP設置地址大于07H,或者將PSW的第5位用戶標志位在系統正常運行時設為1。那么系統復位時只需檢測PSW.5標志位或SP值便可判此是否硬件復位 |